+7 (812) 670-9095
Обратная связьEnglish
Главная → О компании → Новости
Константин Цивин, Вице-президент по маркетингу
Заказать звонок Задать вопрос
RSSВерсия для печати

Новости

Показывать новости с:
Выбрать дату в календаре
по:
Выбрать дату в календаре
Поддельная «голубая пилюля»
9 июля 2019
Поддельная «голубая пилюля»

Макетные платы «голубая пилюля» очень хороши по соотношению цена/возможности. Недавно наш эксперт взял свою любимую макетку STM32F103, прошил своей хорошо отлаженной и проверенной USB-UART и... получил неопознанное USB-устройство. Взял другую плату, «прошил» её, там устройство заработало. Итак, разбираемся, в чём же дело.

Читать далее...
Разработка программ для центрального процессора Redd на примере доступа к ПЛИС
4 июля 2019
Разработка программ для центрального процессора Redd на примере доступа к ПЛИС

Давайте рассмотрим две стратегии разработки и отладки программного кода, исполняемого на центральном процессоре комплекса Redd (средствами Microsoft Visual Studio и на виртуальной машине с ОС Linux). Кроме того, в статье будут раскрыты практические приемы работы с каналом, через который центральный процессор комплекса связывается с ПЛИС.

Читать далее...
Колин Уоллс об ОСРВ (статья 28)
14 июня 2019
Колин Уоллс об ОСРВ (статья 28)

В этой статьей Колин Уоллс подробно рассмотрит реализацию программных таймеров в ОСРВ, а именно — в Nucleus RTOS и Nucleus SE.

Читать далее...
Разработка собственного ядра для встраивания в процессорную систему на базе ПЛИС
7 июня 2019
Разработка собственного ядра для встраивания в процессорную систему на базе ПЛИС

Давайте посмотрим, как произвольное ядро на языке Verilog может быть подключено на управление средствами процессорной системы Nios II. В статье показаны варианты простейшего подключения к шине Avalon, а также подключения, при котором шина может находиться в занятом состоянии.

Читать далее...
Колин Уоллс об ОСРВ (статья 27)
5 июня 2019
Колин Уоллс об ОСРВ (статья 27)

Сегодня мы поговорим о системном времени в ОСРВ. Возможности механизмов, связанных с использованием и управлением временем, отличаются между собой в зависимости от рассматриваемой ОСРВ. Колин Уоллс рассматривает и сравнивает Nucleus RTOS и Nucleus SE.

Читать далее...
Разработка простейшей «прошивки» для ПЛИС, установленной в Redd. Часть 2. Программный код
31 мая 2019
Разработка простейшей «прошивки» для ПЛИС, установленной в Redd. Часть 2. Программный код

В статье нашего эксперта показано, как создать и настроить проект на С++ для простейшей процессорной среды, разработанной для комплекса Redd. Показаны методы доступа к аппаратуре, а также методика JTAG-отладки.

Читать далее...
Операционная система реального времени МАКС стала открытой
31 мая 2019
Операционная система реального времени МАКС стала открытой ОСРВ МАКС стала полностью бесплатна для коммерческого использования.Читать далее...
UDB. Что же это такое? Часть 8. Адресация UDB
28 мая 2019
UDB. Что же это такое? Часть 8. Адресация UDB

Мы завершаем цикл переводов, задуманный в качестве ответа на комментарий к статье про программирование блоков UDB контроллеров PSoC.

Читать далее...
Microsoft Most Valuable Professional в компании АстроСофт
24 мая 2019
Microsoft Most Valuable Professional в компании АстроСофт

Дмитрий Соловьев, руководитель направления Power BI в компании АстроСофт, получил статус наиболее ценного специалиста Microsoft 2018 в номинации Data Platform.

Читать далее...
Разработка простейшей «прошивки» для ПЛИС, установленной в Redd, и отладка на примере теста памяти
23 мая 2019
Разработка простейшей «прошивки» для ПЛИС, установленной в Redd, и отладка на примере теста памяти

Статья посвящена программированию ПЛИС в комплексе Redd с целью сократить время разработки вспомогательных вещей.

Читать далее...
Synopsys анонсировал новую версию флагманского компилятора IC CompilerTM II
Synopsys, 9 марта 2017
Synopsys анонсировал новую версию флагманского компилятора IC CompilerTM II

Релиз включает в себя несколько ключевых технологий для получения результатов высочайшего качества (QoR) и более быстрого получения результатов (TTR) для критично важных разработок.

Читать далее...
Применение C++ в операционных системах реального времени
Mentor Graphics, 7 марта 2017
Применение C++ в операционных системах реального времени

Использование языка C++ открывает новый путь к интерфейсу взаимодействия с операционными системами реального времени.

Читать далее...
PaaS —  будущее средств разработки
InfoWorld, 6 марта 2017
PaaS — будущее средств разработки

PaaS (Platform as a Service) — будущее средств разработки, поскольку приложения могут быть развернуты и оснащены инфраструктурой безопасности из облака, а также могут легко быть подключены дополнительные сервисы и возможности.

Читать далее...
Возможно второе рождение языка программирования Ada
Embedded, 3 марта 2017
Возможно второе рождение языка программирования Ada

Развитие Интернета вещей привело к лавинообразному спросу на безопасность и надежность. Ada — проверенный временем инструмент, и возможно его второе рождение.

Читать далее...
Слухи о смерти ОСРВ сильно преувеличены
Mentor Graphics, 2 марта 2017
Слухи о смерти ОСРВ сильно преувеличены

Спрос на коммерческие ОСРВ со стороны критичных отраслей в обозримом будущем не сократится.

Читать далее...
Mentor Graphics разработал прямой канал соединения встроенных систем с облачными IoT-сервисами Microsoft Azure
AutomationWorld, 1 марта 2017
Mentor Graphics разработал прямой канал соединения встроенных систем с облачными IoT-сервисами Microsoft Azure

Компания Mentor Graphics разработала прямой канал соединения встроенных систем с облачными IoT-сервисами Microsoft Azure. Технология основана на Azure device and gateway SDK и является инструментом быстрой интеграции конечных устройств в Интернет вещей…

Читать далее...
Создан парсер VHDL и SystemVerilog, способный отлаживать не законченный код
Semiconductor Engineering, 28 февраля 2017
Создан парсер VHDL и SystemVerilog, способный отлаживать не законченный код

Разработчики микроконтроллеров применили подход программистов в отладке, создали парсер VHDL и SystemVerilog.

Читать далее...
О комплексной отладке гетерогенных многоядерных систем на чипе
Semiconductor Engineering, 27 февраля 2017
О комплексной отладке гетерогенных многоядерных систем на чипе

Использовавшийся до недавнего прошлого подход отладки каждой части составных систем по отдельности работает плохо: сегодня необходимо анализировать, как процессы, запущенные в одной части системы, влияют на остальные части.

Читать далее...
Высокоскоростные АЦП/ЦАП и ПЛИС двигают вперед развитие систем спутниковой связи
Military Embedded Systems, 27 февраля 2017
Высокоскоростные АЦП/ЦАП и ПЛИС двигают вперед развитие систем спутниковой связи

Так, открытые стандарты модулей, разработанных Tektronix Component Solutions, уже содержат 12 GSPS и 25 АЦП и ЦАП, что обеспечивает необходимую пропускную способность для сигналов S- и C-диапазонов.

Читать далее...
Пред. 12 13 14 15 16 След.